Fiche de TAKOUGANG TCHINDA Sylvain

Informations professionnelles


Statut: Docteur ED
ED: EDITE
Unité de recherche: LIP6
Employeur: CNRS


Date de debut de thèse: 1 novembre 2020
Date soutenance de thèse: 10 janvier 2024
Directeur de thèse: Andrea PINNA (LIP6)
Directeur de thèse: Sébastien PILLEMENT (IETR)
Sujet de thèse: Intelligence artificielle pour l'interprétation d'un bitstream pour la reconfiguration des FPGA


Soutenance de thèse

Données générales

Titre : Interprétation automatique de Bitstream et détection des circuits malveillants par intelligence artificielle pour la sécurité des FPGA
Date : 10 janvier 2024
Heure: 09:00
Résumé : Les FPGAs (Field-Programmable Gate Arrays) ont étendu leur utilisation et sont aujourd'hui intégrés dans des systèmes informatiques tels que le Cloud; pour l'accélération des applications nécessitant de calculs importants. Mais, les implications de sécurité liées à leur intégration sont nombreuses et posent problème. Les attaques par canaux auxiliaires, par injections de faute et par canal caché peuvent être lancées par des utilisateurs malveillants. La plupart des attaques sont réalisées à la suite de l'implémentation des circuits à base d'oscillateurs en anneaux (ROs). Ces ROs sont indétectables par les outils conventionnels d'analyse. Ce travail de thèse se focalise sur la détection des ROs à partir d'un Bitstream sans effectuer une ingénierie inversée préalable. L'étude vise à représenter les motifs des ROs pour les reconnaître et les localiser dans un Bitstream. Ainsi, deux méthodes sont proposées : (1) Une détection par correspondances de modèles et (2) par réseaux de neurones.
Lieu : En salle 25-26/105 : premier étage, tours 25 et 26, Campus Marie et Pierre Curie, Sorbonne Université, 4 place Jussieu, 75005 Paris.

Rapporteurs/ Rapporteuses

Personne Qualité Etablissement
M. Lagadec Loic Professeur des universités Laboratoire des sciences et techniques de l'information, de la communication et de la connaissance
Mme. Fresse Virginie Maîtresse de Conférences (HDR) Techniques de l'Informatique et de la Microélectronique pour l'Architecture des systèmes intégrés

Composition du jury

Personne Qualité Etablissement
M. Pinna Andrea Professeur des universités LIP6, Sorbonne Université
M. Pillement Sébastien Professeur des universités Institut d'Électronique et des Technologies du numéRique
Mme. Yang Fan Professeure des universités Laboratoire d'Etude de l'Apprentissage et du Développement, Univ. Bourgogne Franche-Comté
M. Lagadec Loic Professeur des universités Laboratoire des sciences et techniques de l'information, de la communication et de la connaissance
Mme. Fresse Virginie Maîtresse de Conférences (HDR) Techniques de l'Informatique et de la Microélectronique pour l'Architecture des systèmes intégrés
Mme. Vatajelu Ioana Chargée de recherche Techniques de l'Informatique et de la Microélectronique pour l'Architecture des systèmes intégrés
M. Martin Kevin Maître de Conférences (HDR) Laboratoire des Sciences et Techniques de l'information de la Communication et de la Connaissance, IMT Atlantique